Článek ve sborníku konference

LOJDA Jakub a KOTÁSEK Zdeněk. Fault Tolerance in HLS for the Purposes of Reliable System Design Automation. In: Proceedings of the 6th Prague Embedded Systems Workshop. Roztoky u Prahy: Fakulta informačních technologií ČVUT, 2018, s. 31-32. ISBN 978-80-01-06456-6.
Jazyk publikace:angličtina
Název publikace:Fault Tolerance in HLS for the Purposes of Reliable System Design Automation
Název (cs):Odolnost proti poruchám při vysokoúrovňové syntéze pro účely automatizace návrhu spolehlivých systémů
Strany:31-32
Sborník:Proceedings of the 6th Prague Embedded Systems Workshop
Konference:The 6th Prague Embedded Systems Workshop
Místo vydání:Roztoky u Prahy, CZ
Rok:2018
ISBN:978-80-01-06456-6
Vydavatel:Fakulta informačních technologií ČVUT
Klíčová slova
Odolnost proti poruchám, vysokoúrovňová syntéza, High-Level Synthesis, Catapult C, automatizace návrhu elektronických systémů, Electronic Design Automation, řadič robota, C++
Anotace
V prezentaci bude představena existující metoda pro vkládání redundance do systémů generovaných pomocí HLS. Dále budou představena vylepšení této metody ve formě volby majoritní funkce. Zjistili jsme, že volba majoritní funkce ovlivňuje nejen výslednou spolehlivost, ale rovněž výrazně mění úroveň spotřebovaných zdrojů. Prezentace rovněž adresuje volbu úrovně redundance, vyhodnocuje počet redundantních modulů při násobné injekci poruch. Případová studie je realizována za pomoci naší platformy využívající robota hledajícího cestu v bludišti s využitím tzv. algoritmu levé ruky. Platforma dále využívá injektáž poruch v kombinaci s funkční verifikací obvodu. Pro implementaci obvodu, do které je prováděna injektáž poruch, využíváme hradlová pole FPGA (Field Programmable Gate Arrays). Náš přístup není limitován na FPGA, tuto technologii využíváme z důvodu jejích širokých možností uplatnění pro účely vyhodnocení našich implementací.
BibTeX:
@INPROCEEDINGS{
   author = {Jakub Lojda and Zden{\v{e}}k Kot{\'{a}}sek},
   title = {Fault Tolerance in HLS for the Purposes of
	Reliable System Design Automation},
   pages = {31--32},
   booktitle = {Proceedings of the 6th Prague Embedded Systems Workshop},
   year = {2018},
   location = {Roztoky u Prahy, CZ},
   publisher = {Faculty of Information Technology, Czech Technical
	University},
   ISBN = {978-80-01-06456-6},
   language = {english},
   url = {http://www.fit.vutbr.cz/research/view_pub.php.cs?id=11743}
}

Vaše IPv4 adresa: 34.203.225.78
Přepnout na IPv6 spojení

DNSSEC [dnssec]