Základní informace pro školní rok 2016 / 2017

Na této stránce budou k dispozici informace týkající se předmětu ITP - Technika personálních počítačů.
Výuka předmětu sestává z 26 hodin přednášek (13 x 2) a 16 hodin laboratorních cvičení. Termíny laboratorních cvičení budou zpřístupněny v informačním systému ve středu 8. 2. 2017 ve 20.00 hod.
Nové texty přednášek budou postupně vkládány do IS.

Informace k laboratorním cvičením
V tomto školním roce budou cvičena tato témata:
1) Sbernice ISA a BootROM
2) Rozhrani VGA
3) Pevny disk a technologie SMART
4) Mereni spotreby PC
5) Sbernice ISA a obsluha IRQ
6) Sbernice PCI a adresovy dekoder
7) Rozhrani VGA a jeho vyuziti na FITkitu
8) Rozhrani PS/2


Půlsemestrální test

Půlsemestrální test budeme psát v 8. týdnu semestru  -  29. 3. 2017.

Semestrální test

Řádný termín: 11. 5. 2017, 15.00 - 16.50, učebna E112
1. opravný termín: 23. 5. 2017, 10.00 - 11.50, učebna E104
2. opravný termín: 30. 5. 2017, 12.00 - 13.50, učebna E104


Texty přednášek z předmětu ITP - šk. r. 2016/2017

Architektury PC - 1. část
Architektury PC - 2. část
Architektury PC - 3. část
Architektury PC - 4. část
Architektury PC - 5. část
Architektury PC - 6. část
Paměti - přehled
Paměti synchronní DRAM
Paměti RAMBUS DRAM
Přerušení
Přerušení spouštěná hranou, přerušení spouštěná úrovní



Texty přednášek z předmětu ITP - šk. r. 2015/2016

Architektury PC - 1. část
Architektury PC - 2. část
Architektury PC - 3. část
Architektury PC - 4. část
Architektury PC - 5. část
Paměti - pojmy, technologie, organizace
Paměti synchronní DRAM
Paměti RAMBUS DRAM
Paměti - přehled
Rychlá vyrovnávací paměť
Přerušení
Přerušení spouštěná hranou, přerušení spouštěná úrovní





Texty přednášek z předmětu ITP - šk. r. 2014/2015

Architektury PC - 1. část
Architektury PC - 2. část
Architektury PC - 3. část
Architektury PC - 4. část
Architektury PC - 5. část
Architektury PC - 6. část
Paměti - pojmy, technologie, organizace
Paměti synchronní DRAM
Rychlá vyrovnávací paměť
Paměti RAMBUS DRAM
Paměti - přehled
Přerušení
Přerušení spouštěná hranou, přerušení spouštěná úrovní
Přímý přístup do paměti



Témata laboratorních cvičení a jejich náplň (bude cvičeno 8 laboratorních cvičení) 

  1. Analýza grafického rozhraní VGA
    Laboratorní cvičení je zaměřeno na analýzu grafického rozhraní, kde student s pomocí osciloskopu sleduje signály RGB a synchronizací na rozhraní VGA.
    Text zadání

  2. Analýza spotřeby PC z ohledem na zatížení
    Laboratorní cvičení je zaměřeno na praktické ukázky, jak se mění příkon PC a notebooku s ohledem na jeho zatížení. Student tak získá ucelené informace o spotřebě současných PC, grafických karet a notebooků.
    Text zadání

  3. Rozhraní PS/2
    Laboratorní cvičení je zaměřeno na analýzu komunikace PS/2 klávesnice s řadičem na straně PC. K tomuto účelu je využit Fitkit v jehož FPGA je implementován PS/2 řadič. Úkolem studenta je nastudovat formát přenosu dat tohoto rozhraní doplnit vynechanou část kódu PS/2 řadiče.
    Text zadání

  4. Analýza přenosů na sběrnici PCIEx
    Laboratorní cvičení je zaměřeno na analýzu komunikace CPU a periferního zařízení přes sběrnici PCIEx. K tomuto účelu je použit logický analyzátor Agilent pro PCIEx 4x, deska osazená potřebným měřícím adaptérem a periferní karta s rozhraním RS232, která je zasunuta do sběrnice PCIEx. Student prostuduje způsoby přenosu informací přes tuto sběrnici.
    Text zadání

  5. Služby RomBios a BootRom
    Laboratorní cvičení je zaměřeno na vlastnosti a využití služeb RomBios. Student s použitím vývojové karty s pamětí FLASH vytvoří a nahraje do paměti karty spustitelnou rutinu (assembler), která při bootování bude vypisovat text na obrazovku.
    Text zadání

  6. VGA rozhraní na FITkitu
    Laboratorní cvičení je zaměřeno na analýzu funkce grafického rozhraní na FITkitu a na odhalení a správné opravení několika chyb vyskytujících se v kódu demonstrační aplikace.
    Text zadání


  7. Analýza rozhraní PATA a SATA
    Laboratorní cvičení je zaměřeno na analýzu komunikace pevného disku přes sběrnici PATA a SATA. Student s využitím nástroje busTRACE bude analyzovat obě rozhraní a generovat řídící příkazy pro čtení a zápis z pevného disku. Součástí úlohy je i analýza technologie S.M.A.R.T. moderních disků.  
    Text zadání

  8. Přerušení na PC
    Cvičení je zaměřeno na vytvoření obslužné rutiny hardwarového přerušení, která má vhodným způsobem demonstrovat událost příchodu přerušení ze cvičné adaptérové desky.  
    Text zadání

  9. Analýza komunikace s pamětmi DDR
     Cvičení spočívá v seznámení se s obsluhou logického analyzátoru a v analýze přenosů adresových, datových a řidících signálů mezi paměťovým modulem a chipsetem.
    Text zadání


  10. D/A převodník a generování zvuku
     Laboratorní cvičení je zaměřeno na obsluhu D/A převodníku připojeného na paralelní port počítače. Během cvičení je třeba vytvořit program, který je schopen generovat různé periodické signály a který přehraje ze soubor zvukový soubor.
    Text zadání

Sklad přednášek z předmětu ITP

Architektury PC - 1. část
Architektury PC - 2. část
Architektury PC - 3. část
Paměti v PC - DRAM, FPM, EDO, BEDO
Paměti v PC - SDRAM
Paměti v PC - RAMBUS DRAM
Paměti v PC - RVP (cache)
Paměti v PC - tabulka RVP
Disková pole (RAID)
Architektury Pentia - 1. část
Architektury Pentia - 2. část
Architektury Pentia - 3. část
SCSI - 1. část
SCSI - 2. část
SCSI - 3. část
SCSI - 4. část



Doc. Ing. Zdeněk Kotásek, CSc.