Prof. Ing. Lukáš Sekanina, Ph.D.

Obvodový akcelerátor pro evoluční návrh obrazových filtrů

Autoři:Vašíček Zdeněk, Sekanina Lukáš
Typ:funkční vzorek
Vznik:2009
Licence:ne
Soubory: 
+Typ Jméno Název Vel. Poslední změna
iconP1030861m.JPG481 KB2010-04-29 08:49:14
iconahs07.pdf710 KB2009-06-26 22:12:56
iconijica07.pdf1,02 MB2009-06-26 22:11:06
^ Vybrat vše
S vybranými:
Klíčová slova:akcelerátor, FPGA, Combo6X, evoluční algoritmus, obrazový filtr
Popis:
Akcelerátor EHWFILTER byl vyroben s cílem urychlit evoluční návrh obrazového filtru v hardware. Automaticky vytváří obrazový filtr (např. pro výstřelový šum), pokud jsou dodány zašuměný obrázek a nepoškozená verze obrázku.  Akcelerátor je implementován na kartě COMBO6X vybavené hradlovým polem Virtex II Pro 2VP50ff1517. Sestává z genetické jednotky, fitness jednotky, a tzv. virtuálního rekonfigurovatelného obvodu (VRC), který je použit pro evaluaci kandidátních filtrů. Obrazový filtr je chápán jako číslicový obvod s devíti 8-bitovými vstupy a  jedním 8-bitovým výstupem. Trénovací obrázky jsou uloženy v externích pamětech SRAM. Prohledávací algoritmus je založen na kartézském genetickém programování pracujícím s polem 4 x 8 programovatelných elementů, populací 8 jedinců a 1 mutací na chromosom. Toto nastavení je přednastaveno a je možné ho měnit. Akcelerátor je k PC připojen pomocí sběrnice PCI. Systém potřebuje k nalezení filtru přibližně 10 sekund, což je asi 44 krát rychlejší než program běžící na procesoru Celeron 2,4 GHz.
Umístění:
Ústav počítačových systémů, Fakulta informačních technologií VUT v Brně, Božetěchova 2, 612 66 Brno, http://www.fit.vutbr.cz/units/UPSY/
Výzkumné skupiny:
Pracoviště:

Vaše IPv4 adresa: 54.81.73.2
Přepnout na IPv6 spojení

DNSSEC [dnssec]