Detail publikace

Multidimensional Pareto Frontiers Intersection Determination and Processor Optimization Case Study

PODIVÍNSKÝ Jakub, ČEKAN Ondřej, KRČMA Martin, BURGET Radek, HRUŠKA Tomáš a KOTÁSEK Zdeněk. Multidimensional Pareto Frontiers Intersection Determination and Processor Optimization Case Study. In: Proceedings of the 2019 22nd Euromicro Conference on Digital System Design. Kalithea: Institute of Electrical and Electronics Engineers, 2019, s. 597-600. ISBN 978-1-7281-2861-0.
Název česky
Případová studie výpočtu průniku multidimenzionálních Pareto front v optimalizaci procesoru
Typ
článek ve sborníku konference
Jazyk
angličtina
Autoři
Klíčová slova

Pareto optimalizace, Pareto fronta, optimalizace procesoru, ASIP.

Abstrakt

Téměř všechna dnešní elektronická zařízení jsou vybavena procesorem. Různé aplikace vyžadují různé nároky na vlastnosti těchto procesorů z pohledu rychlosti, velikosti a energetické náročnosti. Z tohoto hlediska roste použití aplikačně specifických procesorů (ASIP), které mohou být optimalizovány pro konkrétní aplikaci nebo třídu aplikací. Cílem tohoto příspěvku je představení nástroje, který je schopen nalézt vhodnou konfiguraci procesoru pro množinu aplikací zkonstruováním optimální pareto fronty pro všechny konfigurace procesoru.

Rok
2019
Strany
597-600
Sborník
Proceedings of the 2019 22nd Euromicro Conference on Digital System Design
Konference
22nd Euromicro Conference on Digital Systems Design, Athos Palace Hotel, Solinas, Kalithea, 63077 Chalkidiki, GR
ISBN
978-1-7281-2861-0
Vydavatel
Institute of Electrical and Electronics Engineers
Místo
Kalithea, GR
DOI
UT WoS
000722275400082
EID Scopus
BibTeX
@INPROCEEDINGS{FITPUB11967,
   author = "Jakub Podiv\'{i}nsk\'{y} and Ond\v{r}ej \v{C}ekan and Martin Kr\v{c}ma and Radek Burget and Tom\'{a}\v{s} Hru\v{s}ka and Zden\v{e}k Kot\'{a}sek",
   title = "Multidimensional Pareto Frontiers Intersection Determination and Processor Optimization Case Study",
   pages = "597--600",
   booktitle = "Proceedings of the 2019 22nd Euromicro Conference on Digital System Design",
   year = 2019,
   location = "Kalithea, GR",
   publisher = "Institute of Electrical and Electronics Engineers",
   ISBN = "978-1-7281-2861-0",
   doi = "10.1109/DSD.2019.00091",
   language = "english",
   url = "https://www.fit.vut.cz/research/publication/11967"
}
Nahoru